| 123456789101112131415161718192021222324252627282930313233343536373839 |
- 00 // NOP
- 20 // ADDI regA = FA
- FA // imm
- 24 // ADDI regB = 01
- 01 // imm
- 31 // SUB regA = regA - regB
- 83 // SW mem[regC] = regA
- 60 // ~regA
- 73 // LW regA = mem[regC]
- 00
- 00
- 00
- 00
- 00
- 00
- 00
- 00
- 00
- 00
- 00
- 00
- 00
- 00
- 00
- 00
- 00
- 00
- 00
- 00
- 00
- 00
- 00
- 00
- 00
- 00
- 00
- 00
- 00
|