Min 49689e242c Do not simulate rst signal 6 år sedan
..
UCL_project_y3_run_msim_rtl_verilog.do 49689e242c Do not simulate rst signal 6 år sedan
modelsim.ini de18826119 Added simulation directory 6 år sedan
risc8_tb_wave.do 12417f0cb5 Working processor 6 år sedan
risc_tb_wave.do 9d5c8e7121 Project restructure 6 år sedan
top_compile.do b346abb6a3 Big project update 6 år sedan
top_wave.do b346abb6a3 Big project update 6 år sedan
wave.do de18826119 Added simulation directory 6 år sedan